FUN |
H |
- |
S |
LS |
AS |
ALS |
AC |
HC |
ACT |
HCT |
|
SN54 |
131 |
133 |
530 |
533 |
1530 |
1533 |
1554 |
1564 |
1594 |
5564 |
Описание
Заказ модели:
http://pspicelib.narod.ru |
SN74 |
F |
K155 |
531 |
555 |
1531 |
K1533 |
K1554 |
K1564 |
K1594 |
|
|
АГ1 |
|
155 |
|
|
|
|
|
|
|
|
Ждущий
мультивибратор с логическим элементом на входе
|
АГ3 |
|
155 |
|
|
|
+ |
|
|
|
|
Два ждущих
мультивибратора с повторным запуском |
АП1 |
|
155 |
|
|
|
|
|
|
|
|
Формирователь разрядной записи и схема установки нуля |
АП3 |
|
|
|
|
|
|
|
|
|
|
Восьмиканальный формирователь с
тремя состояниями на выходе,инверсией
сигнала и симметричным управлением |
АП5 |
|
|
|
|
|
|
|
|
|
|
Восьмиканальный
формирователь с тремя состояниями на выходе и асимметричным
управлением |
АП6 |
|
|
|
|
|
|
|
|
|
|
Восьмиканальный формирователь с тремя состояниями на выходе
|
АП12 |
|
|
|
555 |
|
|
|
|
|
|
|
АП14 |
|
|
|
|
|
|
|
|
|
|
АП14 = (465) - 8-разрядный неинверсный драйвер с тремя
состояниями |
АП15 |
|
|
|
|
|
|
|
|
|
|
АП15 = (466) - 8-разрядный инверсный драйвер с тремя состояниями |
ГГ1 |
|
|
|
|
|
|
|
|
|
|
Два
генератора, управляемых напряжением |
ИВ1 |
|
155 |
|
|
|
|
|
|
|
|
Приоритетный
шифратор 8 на 3 |
ИВ3 |
|
|
|
|
|
|
|
|
|
|
Приоритетный
шифратор с преобразованием десятичного кода в двоично-десятичный
10 на 4 |
ИД1 |
|
155 |
|
|
|
|
|
|
|
|
Высоковольтный (60 В) преобразователь двоично-десятичного кода в
код 1 из 10 с открытым коллектором |
ИД10 |
|
155 |
|
|
|
|
|
|
|
|
Дешифратор-формирователь с преобразованием из
двоично-десятичного кода в десятичный, с открытым коллектором
|
ИД11 |
|
155 |
|
|
|
|
|
|
|
|
Дешифратор 3 в 8 для управления шкалой |
ИД12 |
|
155 |
|
|
|
|
|
|
|
|
Дешифратор 3 в 8 для управления шкалой со
сдвигом точки |
ИД13 |
|
155 |
|
|
|
|
|
|
|
|
Дешифратор 3 в 8 для управления шкалой со
сдвигом двух точек |
|
|
|
|
|
|
|
|
|
|
|
Два двухразрядных двоичных дешифратора-демультиплексора 2 на 4 |
ИД15 |
|
155 |
|
|
|
|
|
|
|
|
Дешифратор для управления линейной светоизлучающей шкалой |
ИД18 |
|
|
|
555 |
|
|
|
|
|
|
Дешифратор
двоично-десятичного кода в семисегментный |
ИД19 |
|
|
|
|
|
|
|
|
|
|
Четырехразрядный дешифратор-демультиплексор с открытым
коллектором 4 на 16 |
ИД24 |
|
|
|
|
|
|
|
|
|
|
Высоковольтный (30 В) дешифратор с преобразованием из
двоично-десятичного кода в десятичный,с открытым коллектором |
ИД3 |
|
|
|
|
|
|
|
|
|
|
Четырехразрядный дешифратор-демультиплексор 4 на 16 |
ИД4 |
|
|
|
|
|
|
|
|
|
|
Два двухразрядных дешифратора-демультиплексора 2 на 4 |
ИД5 |
|
|
|
|
|
|
|
|
|
|
Два двухразрядиых дешифратора-демультиплексора с открытым
коллектором 2 на 4 |
ИД6 |
|
|
|
|
|
|
|
|
|
|
Дешифратор с
преобразованием из двоично-десятичного кода в десятичный |
ИД7 |
|
|
|
|
|
+ |
|
|
|
|
Трехразрядный двоичный дешифратор-демультиплексор 1 на 8 |
ИД8 |
|
|
|
|
|
|
|
|
|
|
Дешифратор
для матрицы 7*5 |
ИД9 |
|
|
|
|
|
|
|
|
|
|
Дешифратор
для матрицы |
ИЕ10 |
|
|
|
555 |
|
+ |
|
|
|
|
Четырехразрядный синхронный двоичный счетчик с прямым сбросом
|
ИЕ11 |
|
|
|
|
|
+ |
|
|
|
|
Синхронный
десятичный счетчик со сбросом |
ИЕ13 |
|
|
|
555 |
|
|
|
|
|
|
Параллельный реверсивный двоичный
счётчик |
ИЕ14 |
|
155 |
|
555 |
|
|
|
|
|
|
Десятичный
счетчик |
ИЕ15 |
|
|
|
555 |
|
|
|
|
|
|
Четырехразрядный двоичный счетчик со сквозным переносом и
предварительной установкой |
ИЕ17 |
|
|
|
555 |
|
|
|
|
|
|
Синхронный 4-х разрядный двоичный
реверсивный счётчик |
ИЕ18 |
|
|
|
555 |
|
|
|
|
|
|
Четырехразрядный синхронный двоичный счетчик со сбросом |
ИЕ19 |
|
|
|
555 |
|
|
|
|
|
|
Два 4-х разрядных счётчика с
индивидуальной синхронизацией и сбросом |
ИЕ20 |
|
|
|
555 |
|
|
|
|
|
|
Два двоично-десятичных счётчика с
коэффициентом деления 2 и 5 с синхронизацией и сбросом |
ИЕ1 |
|
155 |
|
|
|
|
|
|
|
|
Счётчик |
ИЕ2 |
90 |
155 |
|
555 |
|
1533 |
|
|
|
|
Четырехразрядный двоично-десятичный
счетчик |
ИЕ4 |
|
155 |
|
|
|
|
|
|
|
|
4-разрядный
счетчик-делитель на 12 |
ИЕ5 |
|
155 |
|
555 |
|
|
|
|
|
|
4-разрядный
счетчик двоичный |
ИЕ6 |
|
155 |
|
555 |
|
|
|
|
|
|
Синхронный
десятичный реверсивный счетчик со сбросом |
ИЕ7 |
193 |
155 |
|
555 |
|
|
|
|
|
|
Четырехразрядный синхронный двоичный реверсивный счетчик со
сбросом |
ИЕ8 |
|
155 |
|
|
|
|
|
|
|
|
Делитель частоты с переменным коэффициентом деления |
ИЕ9 |
|
155 |
|
555 |
|
|
|
|
|
|
Синхронный
десятичный счетчик с прямым сбросом |
ИМ1 |
|
|
|
|
|
|
|
|
|
|
Одноразрядный полный сумматор |
ИМ2 |
|
|
|
|
|
|
|
|
|
|
Двухразрядный (двоичный) полный сумматор |
ИМ3 |
|
|
|
|
|
|
|
|
|
|
Четырехразрядный (двоичный) сумматор |
ИП4 |
|
|
|
|
|
|
|
|
|
|
Схема
быстрого переноса для арифметическо-логического устройства
|
ИП6 |
|
|
|
|
|
|
|
|
|
|
Четырехканальный приемопередатчик с тремя состояниями на выходе
и инверсией сигнала |
ИП7 |
|
|
|
|
|
|
|
|
|
|
Четырехканальный приемопередатчик с тремя состояниями на выходе
|
ИР1 |
|
|
|
|
|
|
|
|
|
|
Четырехразрядный регистр сдвига с
параллельным входом и последовательным выходом |
ИР13 |
|
|
|
|
|
|
|
|
|
|
Восьмиразрядный
универсальный регистр сдвига со сбросом |
ИР2 |
|
|
|
|
|
|
|
|
|
|
Восьмиразрядный сдвигающий
регистр |
ИР22 |
|
|
|
|
|
|
|
|
|
|
Восьмиразрядный
регистр на триггерах-защелках с тремя состояниями на выходе
|
ИР23 |
|
|
|
|
|
|
|
|
|
|
Восемь
D-триггеров
с тремя состояниями на выходе |
ИР24 |
|
|
|
|
|
|
|
|
|
|
Восьмиразрядный
универсальный
регистр сдвига с тремя состояниями на выходе
|
ИР33 |
|
|
|
|
|
|
|
|
|
|
Восьмиразрядный
буферный
регистр |
ИР34 |
|
|
|
|
|
|
|
|
|
|
Два
четырехразрядных буферных регистра с потенциальным управлением и
с тремя состояниями на выходе |
ИР37 |
|
|
|
|
|
+ |
|
|
|
|
Восемь
D-триггеров
|
ИР38 |
|
|
|
|
|
+ |
|
|
|
|
Восьмиразрядный
буферный регистр с импульсным управлением и тремя состояниями на
выходе без инверсии |
ИР45 |
|
|
|
|
|
|
|
|
|
|
Четырехразрядный регистр сдвига |
ИР5 |
|
|
|
|
|
|
|
|
|
|
Четырехразрядный мультиплексор с памятью |
КП1 |
|
|
|
|
|
|
|
|
|
|
Шестнадцатиразрядный селектор-мультиплексор данных со
стробированием |
КП11 |
|
|
|
|
|
|
|
|
|
|
Счетверенный
селектор 2 - 1 с тремя состояниями на выходе |
КП12 |
|
|
|
|
|
|
|
|
|
|
Сдвоенный
селектор 4 на 1 с тремя состояниями на выходе |
КП14 |
|
|
|
|
|
|
|
|
|
|
Счетверенный
селектор 2 - 1 с тремя состояниями на выходе и инверсией сигнала
|
КП15 |
|
|
|
|
|
|
|
|
|
|
Восьмивходовый
селектор-мультиплексор с тремя состояниями |
КП16 |
|
|
|
|
|
|
|
|
|
|
Четыре
селектора данных - мультиплексора со стробированием 2 на 1
|
КП17 |
|
|
|
|
|
|
|
|
|
|
Сдвоенный
мультиплексор-селектор 4 на 1 с инверсией сигнала и тремя
состояниями на выходе |
КП18 |
|
|
|
|
|
|
|
|
|
|
Четыре
селектора данных - мультиплексора с инверсными выходами 2 на 1
|
КП19 |
|
|
|
|
|
|
|
|
|
|
Сдвоенный
мультиплексор-селектор 4 на 1 с инверсией сигнала на выходе
|
КП2 |
|
|
|
|
|
|
|
|
|
|
Сдвоенный
селектор-мультиплексор 4 на 1 |
КП5 |
|
|
|
|
|
|
|
|
|
|
Восьмиразрядный
селектор-мультиплексор данных без стробирования |
КП7 |
|
|
|
|
|
|
|
|
|
|
Восьмиразрядный
селектор-мультиплексор данных со стробированием |
ЛА1 |
|
|
|
|
|
|
|
|
|
|
Два логических
элемента 4И-НЕ |
ЛА10 |
|
|
|
|
|
|
|
|
|
|
Три логических
элемента ЗИ-НЕ с открытым коллектором |
ЛА11 |
|
|
|
|
|
|
|
|
|
|
Четыре
высоковольтных (15 В)логических элемента 2И-НЕ с открытым
коллектором |
ЛА12 |
|
|
|
|
|
+ |
|
|
|
|
Четыре буферных
логических элемента 2И-НЕ |
ЛА13 |
|
|
|
|
|
+ |
|
|
|
|
Четыре буферных
логических элемента 2И-НЕ с открытым коллектором |
ЛА16 |
|
|
|
|
|
|
|
|
|
|
Два логических
элемента 4И-НЕ (магистральный усилитель) |
ЛА19 |
|
|
|
|
|
|
|
|
|
|
Логический
элемент 12И-НЕ с тремя состояниями на выходе |
ЛА2 |
+ |
+ |
|
+ |
|
|
|
|
|
|
Логический
элемент 8И-НЕ |
ЛА3 |
00 |
155 |
|
+ |
+ |
+ |
|
+ |
+ |
|
Четыре
логических элемента 2И-НЕ |
ЛА4 |
+ |
+ |
|
+ |
+ |
+ |
|
+ |
|
|
Три логических
элемента ЗИ-НЕ |
ЛА6 |
|
|
|
|
|
+ |
|
+ |
|
|
Два логических
элемента 4И-НЕ с большим коэффициентом разветвления по выходу
|
ЛА7 |
|
+ |
|
|
|
+ |
|
|
+ |
|
Два логических
элемента 4И-НЕ с открытым коллектором |
ЛА8 |
01 |
|
|
|
|
|
|
|
|
|
Четыре
логических элемента 2И-НЕ с открытым коллектором |
ЛА9 |
03 |
|
|
|
|
|
|
|
|
|
Четыре
логических элемента 2И-НЕ с открытым коллектором |
ЛД1 |
|
|
|
|
|
|
|
|
|
|
Два
четырехвходовых логических расширителя по ИЛИ |
ЛЕ1 |
02 |
|
|
|
|
+ |
|
|
|
|
Четыре
логических элемента 2ИЛИ-НЕ |
ЛЕ11 |
|
|
|
|
|
|
|
|
|
|
Четыре буферных
логических элемента 2ИЛИ-НЕ с открытым коллектором |
ЛЕ2 |
|
|
|
|
|
|
|
|
|
|
Два логических
элемента 4ИЛИ-НЕ со стробированием на одном элементе и
возможностью расширения по ИЛИ на другом |
ЛЕ3 |
|
|
|
|
|
|
|
|
|
|
Два логических
элемента 4ИЛИ-НЕ со стробированием |
ЛЕ4 |
|
|
|
|
|
+ |
|
|
|
|
Три логических
элемента ЗИЛИ-НЕ |
ЛЕ5 |
|
|
|
|
|
|
|
|
|
|
Четыре буферных
логических элемента 2ИЛИ-НЕ |
ЛЕ6 |
|
|
|
|
|
|
|
|
|
|
Четыре
логических элемента 2ИЛИ-НЕ (магистральный усилитель) |
ЛИ1 |
|
|
|
|
|
+ |
|
|
|
|
Четыре
логических элемента 2И |
ЛИ2 |
|
|
|
|
|
+ |
|
|
|
|
Четыре
логических элемента 2И с открытым коллектором |
ЛИ3 |
|
|
|
|
|
|
|
|
|
|
Три логических
элемента ЗИ |
ЛИ4 |
|
|
|
|
|
|
|
|
|
|
Три логических
элемента ЗИ с открытым коллектором |
ЛИ6 |
|
|
|
|
|
|
|
|
|
|
Два логических
элемента 4И |
ЛИ9 |
|
|
|
|
|
+ |
|
|
|
|
Шесть
логических элементов НЕ |
ЛН1 |
04 |
|
|
|
|
|
|
|
|
|
Шесть
логических элементов НЕ |
ЛН2 |
05 |
|
|
|
|
+ |
|
|
|
|
Шесть
логических элементов НЕ с открытым коллектором |
ЛН3 |
06 |
|
|
|
|
|
|
|
|
|
Шесть буферных
инверторов с повышенным коллекторным напряжением и открытым
коллектором |
ЛН4 |
07 |
|
|
|
|
|
|
|
|
|
|
ЛН5 |
|
|
|
|
|
+ |
|
|
|
|
Шесть буферных
элементов НЕ с открытым коллектором |
ЛН7 |
|
|
|
|
|
|
|
|
|
|
Шесть
логических элементов НЕ с тремя состояниями на выходе |
ЛН8 |
|
|
|
|
|
|
|
|
|
|
Шесть шинных
инвертируемых формирователей с тремя состояниями на выходе
|
ЛП12 |
|
|
|
|
|
|
|
|
|
|
Четыре
двухвходовых логических элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с открытым
коллектором |
ЛП14 |
|
|
|
|
|
|
|
|
|
|
Четыре буферных
логических элемента с тремя состояниями на выходе |
ЛП4 |
+ |
155 |
|
|
|
|
|
|
|
|
Шесть буферных
формирователей с открытым коллектором |
ЛП5 |
+ |
155 |
|
|
|
+ |
|
|
|
|
Четыре двухвходовых логических элемента
ИСКЛЮЧАЮЩЕ1
ИЛИ |
ЛП7 |
|
155 |
|
|
|
+ |
|
|
|
|
ППЗУ на 8192
бита (1024X8) с тремя состояниями на входе |
ЛП8 |
|
|
|
|
|
|
|
|
|
|
Четыре буферных
логических элемента с тремя состояниями на выходе |
ЛП9 |
|
|
|
|
|
|
|
|
|
|
Шесть буферных
формирователей с открытым коллектором |
ЛР1 |
|
155 |
|
|
|
|
|
|
|
|
Два логических
элемента 2х2И-2ИЛИ-НЕ,один расширяемый по ИЛИ |
ЛР11 |
|
|
|
|
|
|
|
|
|
|
Логический
элемент 2х2И-2ИЛИ-НЕ и логический элемент 2хЗИ-2ИЛИ-НЕ |
ЛР13 |
|
|
|
|
|
|
|
|
|
|
Логический
элемент (2Х2И) + (2ХЗИ>4ИЛИ-НЕ |
ЛР3 |
|
155 |
|
|
|
|
|
|
|
|
Логический
элемент (Зх2И)+ЗИ-4ИЛИ-НЕ с возможностью расширения по ИЛИ
|
ЛР4 |
|
|
|
555 |
|
|
|
|
|
|
Логический
элемент 2-4И-2ИЛИ-НЕ с возможностью расширения по ИЛИ |
ПП4 |
|
|
|
|
|
|
|
|
|
|
Дешифратор с
преобразованием из двоично-десятичного кода в семисегментный
код, с открытым коллектором |
ПП4 |
|
|
|
|
|
|
|
|
|
|
Дешифратор с
преобразованием из двоично-десятичного кода в семисегментный
код, с открытым коллектором |
РУ1 |
|
155 |
|
|
|
|
|
|
|
|
ОЗУ на 16 бит со схемами управления
|
РУ2 |
|
|
|
|
|
|
|
|
|
|
ОЗУ на 64 бита (16X4) |
РУ3 |
|
|
|
|
|
|
|
|
|
|
ОЗУ на 16 бит с двумя дополнительными
входами |
ТВ1 |
|
155 |
|
|
|
|
|
|
|
|
JK-триггер
MS
с логическими элементами на входе |
ТВ10 |
|
|
|
|
|
|
|
|
|
|
Два
JK-триггера
с предварительной установкой |
ТВ11 |
|
|
|
|
|
|
|
|
|
|
Два
JK-триггера
с установкой.сбросом и общей синхронизацией |
ТВ14 |
|
|
|
|
|
|
|
|
|
|
Два
D-триггера |
ТВ15 |
|
|
|
|
|
+ |
|
|
|
|
Два
JK-триггера с предварительной
установкой и сбросом |
ТВ9 |
|
|
|
|
|
|
|
|
|
|
Два
JK-триггера
(MS)
с предварительной установкой и сбросом |
ТК3 |
|
|
|
|
|
|
|
|
|
|
Два
JK-триггера |
ТК7 |
|
|
|
|
|
|
|
|
|
|
Два четырехразрядных накапливающих сумматора |
ТЛ1 |
13 |
155 |
|
|
|
|
|
|
|
|
[1] Два триггера Шмитта с логическим элементом 4И-НЕ на входе |
ТЛ2 |
14 |
155 |
|
+ |
|
|
|
|
|
|
Шесть триггеров
Шмитта с инверсией |
ТЛ3 |
132 |
155 |
|
|
|
|
|
|
|
|
Четыре триггера
Шмитта с логическим элементом 2И-НЕ на входе |
ТМ2 |
+ |
155 |
|
|
|
+ |
|
|
+ |
|
[1]
[2] Два
D-триггера |
ТМ5 |
|
155 |
|
|
|
|
|
|
|
|
Два
D-триггера-защелки |
ТМ7 |
|
155 |
|
|
|
+ |
|
|
|
|
Четыре
D-триггера-защелки с прямым и инверсным
выходами |
ТМ8 |
|
155 |
|
|
|
+ |
|
|
|
|
Четыре
D-триггера
|
ТМ9 |
|
|
|
|
|
|
|
|
|
|
Шесть
D-триггеров
|
|
|
|
|
|
|
|
|
|
|
|
|
Микросхемы ТТЛ, СМОП, БиКМОП серии 7400 (Википедия)
Взаимозаменяемость серий стандартной логики
РАДИАНТ
отечественные и зарубежные производители
ИС |
Справочник
по стандартным цифровым ТТЛ микросхемам
Справочник
по стандартным цифровым КМОП микросхемам
Справочник по низкочастотным цифровым КМОП микросхемам
ChipDocs - справочник
по ипмортным ИС. |